目录概述 C66x处理器内核 C66x流水线结构概述C66X DSP是最新一代定点和浮点DS
原创 2022-09-30 09:59:28
1078阅读
经过一段时间的研究终于把TMS320C6657单核和双核的SPI Nor Flash的程序烧写调通了。工具都是前辈的工作,有需要的可以留下邮箱,我有空可以发。原理参考钱丰的《TI c66x 系列DSP 多...
转载 2016-05-28 17:31:00
488阅读
2评论
TMS320C5534AZAY低功耗 C55x 定点 DSP 基于 TMS320C55x DSP 系列 CPU 处理器内核。
原创 2024-10-10 17:17:31
133阅读
TMS320C6418定点数字信号处理器是基于第二代高性能高级VelociTI超长指令字(VLIW)架构(VelociTI.2)的定点 DSP产品。
原创 2024-10-08 16:46:30
126阅读
TMS320C6454BCTZA器件是TMS320C6000™ DSP平台中性能最高的定点DSP产品。C6454器件基于第三代高性能高级VelociTI超长指令字(VLIW)架构,是视频和电信基础设施、成像/医疗和无线基础设施(WI)等应用的绝佳选择。
原创 2024-09-27 13:18:51
150阅读
转载 2013-07-25 18:30:00
244阅读
2评论
C6727是目前TI主频最高的浮点DSP,体积很小,只有17mm*17mm,256管脚,布线也不是很麻烦,叫一个女生帮我布了个6层的板子,虽然两个电源管理的芯片布成镜像了,但是反着来焊接还是调试好了,C6727-300的芯片一点都不热,这一点比6713要好,同时,300M的片子可以稳定的跑在350M的主频上,只要你使用-6的SDRAM外存和纹波小的电源管理方案就可以。C6727还是使用了以前在C6
转载 2023-07-06 13:40:27
144阅读
DSP 的设计目标是进行数字信号处理,在硬件设计的基础上选择好一定的优化算法并 通过编程在 DSP 芯片上实现是 DSP 技术的核心
原创 精选 2023-10-31 11:40:27
231阅读
        DSP 的设计目标是进行数字信号处理,在硬件设计的基础上选择好一定的优化算法并 通过编程在 DSP 芯片上实现是 DSP 技术的核
原创 2023-11-03 14:37:24
80阅读
一、TMS320C5402的存储器        TMS320C5402共有192K bytes的可寻址存储空间。这192K bytes的存储空间分成3个独立的可选择空间,分别为:         (1)64K bytes的程序存储空间;         (2)64K bytes
转载 2023-10-08 14:41:05
589阅读
本文主要简单记录C6000在启动装载过程和中断向量表的配置。 1. Bootloader 如上图,(1)在Device Reset阶段:设备初始化为默认状态,大部分三态输出都配置为高阻态。(2)在CPU Reset阶段:从RS上升沿处开始(这个时候,根据HD[4:3]配置启动模式,HD8配置大小端模式,CLKMODE配置输入时钟源,根据HPI_EN配置外设功能),处理器检查启动模式HD[4:3],启动bootloader程序。EDMA自动将CE1开始位置的1KB代码拷贝到内部程序存储器的0地址。 (3)RESET信号恢复高电平,CPU从内存0地址处开始运行程序 2. Interrupt Vec
转载 2013-08-02 21:52:00
357阅读
2评论
DSP中的CMD文件是链接命令文件(Linker Command File),以.cmd为后缀。 在分析cmd文件之前,必需先了解 (1)DSP具体芯片的内存映射(Memory Map) (2)知道点链接的知识,知道C程序中段的概念 (3)知道RAM,Flash等存储模块的区别 ====================================================================== 1. coff目标文件 ====================================================================== c...
转载 2013-07-26 18:13:00
192阅读
2评论
其中 PCIe、 SRIO 每路传输...
原创 2022-09-30 09:59:55
274阅读
TI DSP TMS320芯片的命名方法 1.前缀:TMX=实验器件  TMP=原型器件 TMS=合格器件 2.系列号:320=TMS320系列 3.引导加载选项:(B) 4.工艺: C=COMS E=COMS  EPROM F=Flash  EEPROM LC=低电压CMOS(3.3V) LF=Flash  EPROM(3.3V
原创 2012-06-01 10:22:43
767阅读
DSP中的CMD文件是链接命令文件(Linker Command File),以.cmd为后缀。 在分析cmd文件之前,必需先了解 (1)DSP具体芯片的内存映射(Memory Map) (2)知道点链接的知识,知道C程序中段的概念 (3)知道RAM,Flash等存储模块的区别 ====================================================================== 1. coff目标文件 ====================================================================== c...
转载 2013-07-28 21:42:00
241阅读
2评论
DSP芯片以其极高的精度,性能及运算速度等无与伦比的优点使它得到了十分广泛的应用,TMS320F2812是TI公司生产的到目前为止用于数字控制领域的最好的DSP芯片,在对它的仿真开发过程中,编译器生成的代码和数据要由链接器分配到合适的存储空间,通常链接器的命令文件.cmd文件是由用户自己编写的,编写不当,就会使仿真开发不能进行,TI公司虽然在《TMS320C28x Optimizing C/C++
转载 2024-06-14 11:27:26
155阅读
达芬奇 (DaVinciTM) 技术 DSP TMS320DM648建立在 TI 的 TMS320C64X+TM DSP内核基础上,为基于 TMS320DM642 的现有视频处理应用提供了无缝移植路径,在降低整体成本的同时使性能翻了一番。全新处理器集成了新功能,并使视频系统材料清单 (BOM) 成本降低了 40 美元。DM648 的性能比 DM642 处理器翻了一番, C64x+内核的工作周期性能
转载 精选 2007-11-16 08:19:08
1106阅读
1评论
一、EWPM模块简介         PWM 是 Pulse Width Modulation 的缩写, 中文意思就是脉冲宽度调制, 简某些
原创 2022-12-14 10:27:27
3688阅读
【前沿】研究生阶段从事于DSP和FPGA技术的相关研究工作,学习并整理了大量的技术资料,包括TI公司的官方文档和网络上的详细笔记,花费了大量的时间和精力总结了前人的工作成果。无奈工作却从事于嵌入式技术开发工作,与通信领域关系不大,它们来源于网络,自己亦觉得应该将它们共享于网络,以便于知识的传承和再生,做出自己应有的贡献。        Cache是一种特殊的存储器,它由Cache 存储部件和Cac
原创 2022-01-14 11:15:25
302阅读
1 评估板简介(1)基于 TI KeyStFPGA 通过 uPP、EMIF、I2C、PCIe、SRIO 等通讯接口连接,其中 PCIe、 SR..
原创 2022-09-30 10:00:52
510阅读
  • 1
  • 2
  • 3
  • 4
  • 5