XAUI接口是MAC层和PHY层之间的一种接口,用于万兆以太网。“XAUI”借用了以太网“附加单元接口”的简称AUI(AttachmentUnitInterface),首字母“X”代表罗马数字10,代表传输速率是每秒10G比特。在IEEE 802.3标准中,广泛使用XGMII接口作为描述10G以太网功能的基础,但XGMII接口只是可选的接口。实际上,很少见到MAC芯片把XGMII接口开放给用户使用
原创 2014-01-24 22:50:32
10000+阅读
本文对网络接口中的TBI/RTBI/XGMII/XAUI接口进行简述,给出引脚定义以及连接方式,后续还会整理其他形式的网络接口。
XAUI接口是MAC层和PHY层之间的一种接口,用于万兆以太网。“XAUI”借用了以太网“附加单元接口”的简称AUI(AttachmentUnitInterface),首字母“X”代表罗马数字10,代表传输速率是每秒10G比特。在IEEE 802.3标准中,广泛使用XGMII接口作为描述10G以太网功能的基础,但XGMII接口只是可选的接口。实际上,很少见到MAC芯片把XGMII接口开放给用户使用
简介MII是英文Medium Independent Interface的缩写,翻译成中文是“介质独立接口”,该接口一般应用于以太网硬件平台的MAC层和PHY层之间,MII接口的类型有很多,常用的有MII、RMII、SMII、SSMII、SSSMII、GMII、RGMII、SGMII、TBI、RTBI、XGMII、XAUI、XLAUI等。下面对它们进行一一介绍。 MII接口
原创 2021-06-17 16:04:19
2938阅读
PowerPC P2040启动流程概述:         P2040采用powerpc架构,总共有四个e500mc核,独有的DPAA数据路径加速架构,5个Gbps或4 2.5 Gbps以太网控制器,支持10Gbps以太网(XAUI)控制器,十个5Ghz的SerDes通道,扩展性很强的Enhanced local bus
以太网接口技术概述以太的接口技术有很多,按照其在标准模型中所在位置,可以简单地分成两种:MAC接口:MAC接口用于连接PHY芯片或者和MAC直连,常用的有:MII、SMII、GMII、RGMII、SGMII、QSGMII、XGMII、XAUI、XLAUI等等。MDI接口:MDI接口是介质相关接口,常用于连接PHY芯片和外部介质,常用的有MDIX、SFI、XFI等。MII(Media Indepen
因5G、IoT时代的通讯具备高速率、低时延、高带宽等特点,要实现5G和IoT的连接,需要建立大量基站,这也将带来很多电源、信号、光纤等连接器及线缆的应用,因此很多高速数字接口也渐入我们眼前,目前最常见的算是PCIE,SAS和SATA之类的,当然还有10G Ethernet上的XAUI协议及Thunderbolt,这个由英特尔和苹果公司共同开发,作为将DisplayPort端口组合在一起的通用高速接
PHY管理接口(MDIO)对吉比特以太网而言,串行通信总线称为管理数据输入输出 (MDIO)。该总线由IEEE通过以太网标准IEEE 802.3的若干条款加以定义。MDIO是一种简单的双线串行接口,将管理器件(如MAC控制器、微处理器)与具备管理功能的收发器(如多端口吉比特以太网收发器或 10GbE XAUI收发器)相连接,从而控制收发器并从收发器收集状态信息。可收集的信息包括链接状态、传输速度与
转载 2011-05-30 16:02:00
903阅读
2评论
 1、简介 PKO从L2/DRAM上收集数据,然后将数据发送到SGMII,XAUI,ILK,DPI等接口上,PKO也可以将一个包回环到包输入上。 PKO可以将一个包同时发送到多达21个不同的接口或者目的地,每一个接口或者目的都能收到一个线性的包数据 2、PKO架构 左边是包输出队列,core在需要发送包的时候会将包发送到256个包输出队列之一,输出接口/目的地在右边,紧接着映射的管道值,
转载 2024-10-09 12:44:41
65阅读