有了先前两节的基础,我们对Zynq-7000系列芯片的一些片上资源就有了一些初步的知悉,那么现在我们就要开始对这款芯片进行设计和开发了。由于我之前也没有接触过这类芯片,对FPGA以及Verilog HDL语言也只有一些粗浅的了解,我也是摸着石头过河,慢慢来。我打算先从片上的PL部分下手,先学习FPGA部分,所以今天我要重点介绍的是关于Xilinx软件工具集和FPGA设计与开发的基本流程,当然对于整
转载 7月前
17阅读
Xilinx® 7 series FPGAs comprise four FPGA families:Spartan®-7 Family Artix®-7 Family Kintex®-7 Family Virtex®-7 FamilySummary of 7 Series FPGA Features:Advanced high-performance FPGA logic bas...
原创 2022-04-14 15:00:03
970阅读
Xilinx® 7 series FPGAs comprise four FPGA families:Spartan®-7 Family Artix®-7 Family Kintex®-7 Family Virtex®-7 FamilySummary of 7 Series FPGA Features:Advanced high-performance FPGA logic bas...
原创 2021-08-20 11:55:09
241阅读
背景前面我们已经知道7 series FPGA的总体架构,其中包括CLBs,本篇博文根据赛灵思官方文档,专门介绍一下CLBs。7 Series FPGAs Configurable Logic Block,简称CLB,也就是可编程逻辑块;用户手册上说:Usually, logic synthesis assigns the CLB resources without system...
原创 2022-04-14 14:54:12
378阅读
目录背景CLB布局(CLB Arrangement)ASMBL ArchitectureCLB SlicesCLB/Slice ConfigurationsSlice DescriptionLook-Up Table (LUT)Storage ElementsControl Signals背景本博文是上篇博文的续集:Xilinx® 7 series FP...
原创 2021-08-20 13:29:21
530阅读
目录背景CLB布局(CLB Arrangement)ASMBL ArchitectureCLB SlicesCLB/Slice ConfigurationsSlice DescriptionLook-Up Table (LUT)Storage ElementsControl Signals背景本博文是上篇博文的续集:Xilinx® 7 series FP...
原创 2022-04-14 14:59:52
327阅读
背景前面我们已经知道7 series FPGA的总体架构,其中包括CLBs,本篇博文根据赛灵思官方文档,专门介绍一下CLBs。7 Series FPGAs Configurable Logic Block,简称CLB,也就是可编程逻辑块;用户手册上说:Usually, logic synthesis assigns the CLB resources without system...
原创 2021-08-20 14:15:18
246阅读
作者:桂。时间:2018-05-10  2018-05-10  21:03:44前言主要记录常用的基本模块。Xilinx 常用模块汇总(verilog)【01】Xilinx 常用模块汇总(verilog)【02】一、模块汇总17- 自相关操作xcorr实现思路主要参考:工程应用中的自相关操作,根据推导可以看出,自相关操作涉及的基本操作有:复数相乘、递归【自回
转载 2024-01-24 16:46:53
121阅读
Cyclone IV E FPGA器件中,每个器件的IO口都分成了8组,每一组称为一个IO Bank。同一个Bank中的所有IO供电相同,各个BankIO供电都可以不同,IO供电支持1.2V、1.5V、1.8V、2.5V、3.0V、3.3V多种电平标准。具体的可根据该Bank上的IO功能确定如某个IO Bank上连接的是DDR2存储器,则该IO Bank的供电要求为1.8V。若某IO Bank
转载 2023-07-11 19:15:03
260阅读
一、MMCM与PLL的区别    在Xilinx的FPGA中,时钟管理器称为Clock Management,简称CMT。我们所用到的DCM / PLL / MMCM都包含在CMT中。DCM是比较早的FPGA中使用的,某些Sparten-3和Virtex-4,后面的器件不再使用了。在Virtex-4中,CMT包括一个PLL和两个DCM。DCM的核心是DLL,即延迟Lo
作者:桂。前言该文私用,不定期更新,主要汇总记录Xilinx常用的基本模块,列出清单,方便查阅。关于原语,主要参考【原语时序为什么好,一个猜想是:我吃不同的食物,要去不同的餐厅,跑的路程自然多一些;而如果我有这些原材料,自己动手,费点功夫但跑的路少,路程长短对应时间长度、对应时序特性,这个是自己想当然,需要结合CLB特性。 此处待验证】:7series_scm.pdf7series_hdl.pdf
一、简介存储卡(memory card), 或称快闪存储卡、闪卡,是一种固态电子快闪存储器数据存储设备,多为卡片或者方块状。它一般是使用Flash memory(快闪存储器)芯片作为储存介质。主要用于数字相机、PDA和笔记本电脑、音乐播放器、掌上游戏机和其他电子设备。它能提供可重复读写,无需外部电源的存储形式。也有非固态的存储卡。二、历史1980年, 一个默默无闻的东芝工程师申请了一个叫做simu
转载 2024-05-14 21:13:28
138阅读
Xilinx FPGA设计代码风格  以后逐渐补充 1、时钟信号的分配策略      (1)、使用全局时钟可以为信号提供最短的延时和可以忽略的扭曲;      (2)、FPGA特别适合于同步电路的设计,尽可能减少使用始终信号的种类;    &nb
转载 11月前
45阅读
3.最基本的DSP资源3.1 由FIR滤波器谈起随着各种应用复杂度的不断提升,传统的DSP和处理器的架构无法支持这么复杂的并行数据算法的需求。FPGA却恰好能够满足这样的需求。FPGA拥有大量的DSP计算单元能够帮助用户实现各种各样的复杂算法。
转载 2022-04-14 13:58:52
641阅读
3.最基本的DSP资源3.1 由FIR滤波器谈起随着各种应用复杂度的不断提升,传统的DSP和处理器的架构无法支持这么复杂的并行数据算法的需求。FPGA却恰好能够满足这样的需求。FPGA拥有大量的DSP计算单元能够帮助用户实现各种各样的复杂算法。拿FIR滤波器举个例子。如上图所示,这是一个典型的FIR滤波器,第一个图是FIR滤波器的公式,第二个图是FIR滤波器的一个框图。可以看到,FIR滤波器是线性...
转载 2021-08-20 11:50:03
223阅读
上一篇咱们介绍了IO逻辑资源,本篇咱们来聊一聊高级的IO逻辑资源,即ISERDESE2模块和OSERDESE2模块。 所谓ISERDESE2模块,即Input serial-to-parallel converters。该模块的作用就是实现高速源同步输入数据的串并转换。 所谓OSERDESE2模块, ...
转载 2021-08-16 10:08:00
406阅读
2评论
上一篇咱们介绍了IO逻辑资源,本篇咱们来聊一聊高级的IO逻辑资源,即ISERDESE2模块和OSERDESE2模块。 所谓ISERDESE2模块,即Input serial-to-parallel converters。该模块的作用就是实现高速源同步输入数据的串并转换。 所谓OSERDESE2模块, ...
转载 2021-08-16 10:08:00
830阅读
2评论
利用Matlab开发FPGA,快速实现复杂算法
原创 2023-03-01 09:50:03
94阅读
通用顶级域名,它共有14个类别,其中七个是原有的,包括.com, .org, .net(全球注册).int (国际组织).edu, .gov, .mil(限于美国机构使用)等结尾的域名,均由国外公司管理。新增通用顶级域名也是七个(全球注册),分别是.biz, .info, .name, .pro, .museum, .aero, .coop等结尾的域名,均由国外公司管理。在域名后缀选择上,原来的定
转载 2024-05-11 14:48:17
51阅读
  FPGA是目前全世界应用最广泛数字系统的主流平台之一,其市场前景诱人,但是门槛之高在芯片行业里无出其右。FPGA的生产商目前有4大巨头,而且都在美国。下面分别介绍:1、Xilinx公司(中文:赛灵思)  Xilinx是全球领先的可编程逻辑完整解决方案的供应商,也是目前排名第一的FPGA解决方案提供商。真正意义上的第一颗FPGA芯片XC2064为Xilinx所发明,这个时间差不多比著名的摩尔定律
转载 2023-12-21 20:57:15
161阅读
  • 1
  • 2
  • 3
  • 4
  • 5