【数电专栏】

A 译码器

译码和译码器:译码是编码的逆过程,译码器的功能与编码器相反,它将具有特定含义的不同二进制辨别出来,并转换成控制信号.

译码器可分为两种类型,一种是将一系列代码转换成与之一一对应的有效信号。这种译码器可称为唯一地址译码器,它常用于计算机中对存储器单元地址的译码,即将每一个地址代码转换成一个有效信号,从而选中对应的单元。另一种是将一种代码转换为另一种代码,所以也称为代码变换器。

(十)【数电】(组合逻辑电路)译码器_数码管

A.a 二进制译码器

(十)【数电】(组合逻辑电路)译码器_译码器_02
任意时刻只有一个输出信号是有效的。
(十)【数电】(组合逻辑电路)译码器_十进制_03
V C C V_{CC} VCC为芯片的工作电源,通常为+5V, A 2 , A 1 , A 0 A_2,A_1,A_0 A2,A1A0为三个输入信号,通常高电平输入为3V,低电平输入为0V。
(十)【数电】(组合逻辑电路)译码器_译码器_04
低电平0经过非门得到3
Y 6 Y_6 Y6输出信号为3.7V,输入的3+电源在二极管的0.7
(十)【数电】(组合逻辑电路)译码器_译码器_05
(十)【数电】(组合逻辑电路)译码器_数码管_06
(十)【数电】(组合逻辑电路)译码器_译码器_07
(十)【数电】(组合逻辑电路)译码器_译码器_08
(十)【数电】(组合逻辑电路)译码器_十进制_09
(十)【数电】(组合逻辑电路)译码器_数码管_10

(十)【数电】(组合逻辑电路)译码器_十进制_11

A.b 二-十进制译码器

(十)【数电】(组合逻辑电路)译码器_数码管_12
(十)【数电】(组合逻辑电路)译码器_译码器_13
(十)【数电】(组合逻辑电路)译码器_译码器_14
(十)【数电】(组合逻辑电路)译码器_其他_15

A.c 显示译码器

(十)【数电】(组合逻辑电路)译码器_译码器_16
二极管共阳极:八段共阳二极管
二极管共阴极:八段共阴二极管
箭头:发光二极管
(十)【数电】(组合逻辑电路)译码器_译码器_17
(十)【数电】(组合逻辑电路)译码器_译码器_18
(十)【数电】(组合逻辑电路)译码器_译码器_19
(十)【数电】(组合逻辑电路)译码器_十进制_20

(十)【数电】(组合逻辑电路)译码器_十进制_21
(十)【数电】(组合逻辑电路)译码器_译码器_22

1010到1111为约束项

(十)【数电】(组合逻辑电路)译码器_其他_23
(十)【数电】(组合逻辑电路)译码器_数码管_24
(十)【数电】(组合逻辑电路)译码器_十进制_25

(十)【数电】(组合逻辑电路)译码器_十进制_26
(十)【数电】(组合逻辑电路)译码器_其他_27
(十)【数电】(组合逻辑电路)译码器_其他_28
(十)【数电】(组合逻辑电路)译码器_其他_29

(十)【数电】(组合逻辑电路)译码器_数码管_30
增加红色部分是为了提升 Y a 到 Y g Y_a到Y_g YaYg的输出电流,驱动数码管中的发光二极管。
(十)【数电】(组合逻辑电路)译码器_其他_31

A.d MSI译码器应用示例

(十)【数电】(组合逻辑电路)译码器_译码器_32
(十)【数电】(组合逻辑电路)译码器_译码器_33
(十)【数电】(组合逻辑电路)译码器_译码器_34

(十)【数电】(组合逻辑电路)译码器_其他_35
(十)【数电】(组合逻辑电路)译码器_其他_36
(十)【数电】(组合逻辑电路)译码器_其他_37


图片来源:《数字电子技术基础》 国防科技大学

ps:非门前加一圈表示低电平有效。