RISC-V核心优势

全志T113-i是一款双核Cortex-A7@1.2GHz国产工业级处理器平台,并内置玄铁C906 RISC-V和HiFi4 DSP双副核心,可流畅运行Linux系统与Qt界面,并已适配OpenWRT系统、Docker容器技术。

而其中的RISC-V属于超高能效副核心,主频高达1008MHz,标配内存管理单元,可运行RTOS或裸机程序。

国产RISC-V案例分享,基于全志T113-i异构多核平台!_全志

图 1

全志T113-i的RISC-V核心可用于“系统快速启动”、“视频实时采集”、“界面实时显示”、“数据实时处理”、“IO实时控制”等应用。

国产RISC-V案例分享,基于全志T113-i异构多核平台!_硬件开发_02

图 2

RISC-V核心支持外设

全志T113-i中的RISC-V核心支持多种外设,如UART、DMA、TWI、Timer、CSI、GPIO、PWM、USB、GMAC、RTC等。

国产RISC-V案例分享,基于全志T113-i异构多核平台!_嵌入式_03

图 3

T113-i典型应用领域

国产RISC-V案例分享,基于全志T113-i异构多核平台!_全志_04

图 4 T113-i典型应用领域

RISC-V案例演示

本文主要介绍基于全志T113-i的RISC-V案例,适用开发环境如下。

Windows开发环境:Windows 7 64bit、Windows 10 64bit

虚拟机:VMware15.5.5

Linux开发环境:Ubuntu18.04.4 64bit

U-Boot:U-Boot-2018.07

Kernel:Linux-5.4.61、Linux-RT-5.4.61

LinuxSDK:T113_Tina5.0-V1.0(Linux)

为了简化描述,本文仅摘录部分方案功能描述与测试结果,详细产品资料请扫描文末二维码下载。

led_flash案例演示

(1)案例功能说明

控制评估底板用户可编程指示灯每隔0.5s闪烁一次。

程序流程如下图所示。

国产RISC-V案例分享,基于全志T113-i异构多核平台!_全志_05

图5

(2)案例测试

参考产品资料,启动RISC-V核心并加载工程镜像。RISC-V核心启动后将自动运行RISC-V程序,RS232 UART2串口终端将会打印如下类似信息,并可看到评估底板用户可编程指示灯每隔0.5s闪烁一次。

国产RISC-V案例分享,基于全志T113-i异构多核平台!_硬件开发_06

图 6

uart_echo案例演示

(1)案例功能说明

实现RS485 UART1串口的回显功能。RISC-V核心等待RS485 UART1串口输入字符,再通过RS485 UART1串口终端回显输入的字符。

国产RISC-V案例分享,基于全志T113-i异构多核平台!_工业板_07

图 7

(2)案例测试

参考产品资料,启动RISC-V核心并加载工程镜像。RISC-V核心启动后将自动运行程序,在串口调试终端输入字符后按回车,RS485 UART1串口终端将会对输入字符进行回显,并打印如下类似信息。

国产RISC-V案例分享,基于全志T113-i异构多核平台!_嵌入式_08

图 8

RS232 UART2调试串口终端将会打印如下类似信息。

国产RISC-V案例分享,基于全志T113-i异构多核平台!_嵌入式_09

图 9