一、RISC-V介绍



RISC:Reduced Instruction Set Computer,即精简指令集计算机。

RISC-V是基于RISC原理建立的免费开放指令集架构(ISA),V是罗马字母,代表第五代RISC。

瑞芯微合并镜像_瑞芯微合并镜像




二、世界首款RISC-V内核MCU




在前不久,兆易创新推出了世界首款基于RISC-V内核的32位通用微控制器GD32V103系列MCU。





由芯来科技联合兆易创新针对其面向IoT或其他超低功耗场景的通用MCU产品定制的一款商用 RISC-V 处理器内核,专用于型号为 GD32VF103的MCU产品。





GD32V103发布之后,在业界引起了不小轰动。






瑞芯微合并镜像_github_02



针对RISCV内核的MCU,最新新推出了一个网站:



https://www.riscv-mcu.com

瑞芯微合并镜像_Nu_03


新上线的网站,针对GD32V103系列提供众多开发相关资料(当然,有些内容还在完善之中)。



1.GD32V103系列资料


大家关心的芯片手册、例程这些都陆续开放给大家下载。

手册(含中文版):

https://github.com/riscv-mcu/GD32VF103_DataSheets

瑞芯微合并镜像_github_04

瑞芯微合并镜像_github_05



2.GD32V103系列开发板


针对GD32VF103系列芯片,官方以及第三方都设计有开发板,这里展示几块给大家看看:

瑞芯微合并镜像_github_06

这些开发板在淘宝都能买到,而且价格相对便宜。

以上开发板相关信息,以及购买链接,请参看:


https://www.riscv-mcu.com/mcuxpykfb


Nano开发板演示视频:




3.Nuclei Studio IDE


Nuclei Studio IDE是基于 MCU Eclipse IDE开发的一款针对芯来公司处理器核产品的绿色,无须安装集成开发环境工具。继承了Eclipse IDE 平台的各种优势。本手册将介绍使用Nuclei Studio IDE快速开发GD32VF103。


瑞芯微合并镜像_github_07



三、IAR for RISC -V升级至V1.11


2019年5月,IAR Systems发布了第一版用于RISC-V 的IAR EW工具:IAR for RISC-V。



瑞芯微合并镜像_瑞芯微合并镜像_08



前几天IAR将工具升级至V1.11,增加了对代码速度的额外调整,从而显着提高了生成代码的性能。



为确保代码质量,工具链包括用于集成静态代码分析的C-STAT®。C-STAT可以帮助证明符合MISRA C:2004,MISRA C ++:2008和MISRA C:2012等特定标准。 



详情请参看:


www.iar.com/riscv



四、更多关于RISC-V的信息


基于 RISC-V 的开发除了基于32位GD32V103系列的MCU,还有很多产品,如: 基于64处理器、基于FPGA的产品等。



来自Seeed基于RISC-V的产品:


瑞芯微合并镜像_开发板_09



在RISC-V官方网站汇集了行业内的新闻资讯以及各种相关信息,大家可以进入官网了解。