PCI总线信号

PCI总线可以使用33MHz或66MHz得时钟频率

地址和数据信号

AD[31:0]信号

PCI总线复用地址和数据信号。第一拍传地址,第二拍开始传数据,支持突发传送(一拍地址跟随多拍数据)

PAR信号

PAR信号是AD[31:0]和C/BE[3:0]得奇偶校验信号,用来保证地址数据信号的传递正确性。

C/BE[3:0]信号

地址周期:C/BE表示PCI总线的命令

数据周期:C/BE输出字节选通信号,使用这组信号可以对PCI设备进行单个字节、字和双字访问

接口控制信号

根据PCI主从设备得状态,暂停、终止或者正常完成当前总线事务。

FRAME信号

指示一个PCI总线事务的开始与结束。PCI设备获得总线控制权后,将FRAME拉低表示有效,启动传输事务。传输结束后,FRAME拉高表示无效。且此信号只有当前PCI设备获得总线使用权后才能驱动。

IRDY信号

此信号只能由主设备驱动,表示主设备数据已经准备完毕。接下来可以通过AD传送数据。

TRDY信号

由目标设备驱动,表示已经准备好发送数据或接收数据。

与IRADY联合使用可以插入等待周期,对PCI总想数据传送进行控制

STOP信号

表示目标设备请求主设备停止当前总线事务。

IDSEL信号

目标设备选择信号

DEVSEL信号

表示目标设备准备好,与TRDY的区别在于此信号仅表示目标设备完成了地址译码,而不一定可以支持数据交换。

LOCK信号

主设备可使用lock信号将目标设备的某个存储器或者I/O口锁定,禁止其他PCI主设备访问此资源,直到此资源被释放。

实际使用中lock事务严重影响PCI总线的传送效率,应避免使用。

仲裁信号

bios pci总线时钟 pci时钟频率_数据信号

中断请求信号

INTA#、 INTB#、 INTC#和 INTD#四个中断请求信号,低有效