Hi3559V100芯片概述

Hi3559V100是海思推出的一款专门用于MobileCamTM 智能视频处理器。Hi3559V100 集成高性能双核 CPU A17+A7, 在实现视频编码和 ISP 处理的同时,可支持 EIS(Electronic Image Stabilization)、光流悬停等智能功能。

Hi3559V100 采用海思半导体第 5 代 Hi-Lark 高性能视频编码器,在编码4K@30fps 同时可再编码 1 路 1080P@30fps 小码流,也可配置成 2K@60fps /1080P@120fps / 720P@240fps 等高帧率视频录制。

Hi3559V100 采用海思半导体第 4 代 Hi-ISP 高性能图像处理器,采用最新3A/3DNR/HDR 技术,可实现专业级图像效果。同时支持双 Sensor In,最大支持1600 万和 800 万分辨率视频处理,灵活支撑 3D/VR 相机等需要双录的业务场景。

Hi3559V100 集成高速传输和存储接口 USB3.0/PCIe2.0,可实现 1080P@30fpsRAW 数据传输和存储,达到专业级摄像机的小果。


Hi3559V100 提供了Drone Camera 解决方案:

视频显示芯片架构 视频存储芯片_存储空间

支持 Gyro 辅助信息的 6 轴 4K@30fps 视频防抖。

支持 HDR 拍照。

支持 RAW 视频输出。

支持低功耗的 LPDDR3 和 DDR4。

支持第二路 Sensor 的输入,用于光流悬停。

支持低功耗的 LPDDR3 和 DDR4。

支持 CVBS 或者 BT.1120 转接 HDMI,实时输出视频,用于图传。

支持第二路低延时码流通过 USB2.0 输出,用于图传。


芯片架构

视频显示芯片架构 视频存储芯片_视频显示芯片架构_02

集成智能分析加速引擎,支持客户开发针对 Mobile Camera 产品的智能应用,如:光流悬停、目标跟踪等

SDK:

提供针对消费类 MobileCam 的专用 SDK 包

提供 iOS/Android 版本高性能的 H.265 解码库

Hi3559V100 支持以下 5 种启动方式:
从 BOOT ROM 存储空间启动
从片外 SPI Flash 存储空间启动
从片外 NAND Flash 存储空间启动
从片外 eMMC 存储空间启动
PCIe 从片启动


处理器子系统

Hi3559V100 采用 ARMCortex-A17UP 单核处理器和 Cortex-A7UP 单核处理器,两者为HMP(非对称多核)架构。

其中,Cortex-A17UP 具有以下特点:
处理器工作频率最高主频是 1250MHz,支持 DVFS,支持 AVS。
32KB L1 Instruction Cache 和 32KB L1 Data Cache。
256KB L2 cache。
3.3 DMIPS/MHz。
包含 MMU(Memory Management Unit)。
集成 NEON(含 FPU 硬件浮点协处理器)。

Cortex-A7UP 具有以下的特点:
处理器工作频率最高主频是 800MHz,支持 DFS。

32KB L1 Instruction Cache 和 32KB L1 Data Cache。
128KB L2 cache。
1.9 DMIPS/MHz。
包含 MMU(Memory Management Unit)。
集成 NEON(含 FPU 硬件浮点协处理器)。
HMP(非对称多核)架构具有以下特点:
支持 Linux+Huawei LiteOS 双系统异构架构
支持 A17 动态开关核
支持统一的中断处理


视频编码

VEDU(Video Encode Decode Unit)是一个硬件实现的支持 H.265/H.264 视频标准的编码器。VEDU 具有 CPU 占用率低、总线带宽占用小、低延时、低功耗等优点。

支持图像分辨率可配置
− 最小图像分辨率:128x128(H.265),256x128(H.264)
− 最大图像分辨率:4608x4608
− 图像宽度/高度的配置步长为 2

编码功能框图:

视频显示芯片架构 视频存储芯片_存储空间_03

JPGE(JPEG Encoder)是一个硬件实现的高性能 JPEG 编码器,可实现高达 67.1M 像素的图片抓拍或高清图像 MJPEG 编码业务。

功能框图:

视频显示芯片架构 视频存储芯片_视频显示芯片架构_04


视频接口:

视频显示芯片架构 视频存储芯片_低功耗_05

硬件工作流程

视频显示芯片架构 视频存储芯片_低功耗_06

软件的配置流程:

视频显示芯片架构 视频存储芯片_Hi3559V100基本介绍_07

mipi RX:

MIPI Rx 支持 MIPI D-PHY、LVDS(Low-Voltage Differential Signal)、HiSPi(HighSpeed Serial Pixel Interface)等串行视频信号输入,串行视频接口可以提供更高的传输带宽,增强传输的稳定性。

视频显示芯片架构 视频存储芯片_低功耗_08

MIPI Rx 有以下特点:
可同时支持两路 sensor 输入
最多支持 8-Lane MIPI D-PHY 接口,最大支持 1.5Gbps/Lane
最多支持 12-Lane LVDS/ sub-LVDS /HiSPi 接口,最大支持 1.5Gbps/Lane
支持 CMOS Parallel 1.8V/3.3V 输入
支持 RAW8/ RAW10/ RAW12/ RAW14/ RAW16 数据类型的解析
支持 4 帧 WDR,支持多种 WDR 时序
支持 LVDS/HiSPi 模式像素/同步码大小端配置
支持通道数和通道顺序可配置

MIPI Rx 是一个支持多种差分视频输入接口的采集单元,主要功能是接口时序的转换。
通过不同的功能配置,MIPI Rx 可以接收 MIPI/LVDS/sub-LVDS/HiSPi/DC 接口的数
据,并且支持多种速度和分辨率的传输需求,兼容多种图像传感器。

MIPI Rx 控制器支持 MIPI、LVDS 和 HiSPi 模式,每种模式下的软件配置包含两部分:
控制器和 combo-PHY。

MIPI Rx MIPI 模式软件配置流程:

视频显示芯片架构 视频存储芯片_视频编码_09

MIPI Rx LVDS 和 HiSPi 模式软件配置流程

视频显示芯片架构 视频存储芯片_视频编码_10