管脚约束(编译通过)
更换
FPGA图像数据采集卡
PCI核
Xilinx-FPGA
前段采集
后端采集
DMA
接受和发送数据芯片DS92LV16
SRAM
乒乓
PCI接口
地址空间配置
FIFO IP
块RAM
配置支持库 中断支持库
数据采集方式 查询 中断
Xilinx Platform Studio
ISE
实验1 简单的硬件设计实验
通过BSB创建工程
分析创建的工程
生成处理器和硬件的IP网表
生成比特流和下载测试App
管脚约束(编译通过)
更换
FPGA图像数据采集卡
PCI核
Xilinx-FPGA
前段采集
后端采集
DMA
接受和发送数据芯片DS92LV16
SRAM
乒乓
PCI接口
地址空间配置
FIFO IP
块RAM
配置支持库 中断支持库
数据采集方式 查询 中断
Xilinx Platform Studio
ISE
实验1 简单的硬件设计实验
通过BSB创建工程
分析创建的工程
生成处理器和硬件的IP网表
生成比特流和下载测试App
上一篇:日报_2012_07_12
下一篇:日报_2012_07_11
navicat工具
举报文章
请选择举报类型
补充说明
0/200
上传截图
格式支持JPEG/PNG/JPG,图片不超过1.9M