时钟是所有电子产品设备的基本模块,同步数字电路中的每一次data transition都有一个时钟来对寄存器进行控制。数字电路、AD/DA、通信接口等得以正常工作都需要时钟。大多数系统通过晶体或者陶瓷谐振器来提供基础频率,然后通过锁相环等技术获得所需要的更高的频率。一个复杂系统上的多个模块都需单独的时钟,因此如何将单一的时钟来源分成多路并构建时钟树就显得尤为重要,而时钟buffer(缓冲器/扇出器)就是用来解决这个问题的。

同样的,在如今的服务器和个人电脑上,随着PCIe接口的不断升级换代,如今第五代(PCIe Gen 5.0)已经开始普及,对于时钟树的要求也更为严苛。针对这种不断升级的挑战,核芯互联推出了业界性能最好的满足PCIe 5.0规范的低抖动时钟Buffer芯片CLB53156,同时也提供PCIe Gen 1/2/3/4的前向兼容性。CLB53156在PCIe Gen 5.0时附加抖动仅为6 fs,优秀的性能可以为设计人员提供更多的冗余而使整机获得更高的性能。
CLB53156是业界性能最好的低功耗、低附加抖动时钟buffer。可以由一个差分输入时钟分出6路独立的输出时钟,支持1MHz ~ 350MHz的输入和输出频率。CLB53156完全兼容 PCIe 1/2/3/4/5标准,同时支持SSC以降低EMI。

CLB53156主要有以下特点:
1.100MHz 6/12输出,支持PCIe Gen 1/2/3/4/5
2.极低的附加抖动:< 6 fs rms, PCIE Gen 5
3.差分输和入差分输出,支持低功耗HCSL和LVDS
4.支持1MHz ~ 350MHz工作频率和输入频率
5.可以通过I2C或者独立的引脚来控制输出引脚的关断
6.支持SSC以降低EMI
7.支持2.5~3.3V电压
8.小型QFN32(5mm x 5mm)封装
9.工作温度范围:-40℃~85℃ (I grade);-55℃~125℃(A grade);
10.高可靠性
HMB ESD: ±4KV;
CDM: ±1KV;
LU:200mA

CLB53156优秀的性能可以使其应用在多种高性能要求的场景中,包括:

数据中心
服务器
存储卡
PCIE扩展卡
通信
个人电脑
工业控制